Skriv ut
Liten och billig. Det är ledorden för Lattice nya FPGA-familj MachXO som siktar
på samma marknadssegment som större CPLD:er.
Uppenbarligen är tiden kommen när det är billigare att tillverka en stor CPLD-krets med FPGA-världens uppslagstabeller (LUT) än med klassiska makroceller. I motsats till konkurrenten Alteras Max II så marknadsförs inte MachXO som en CPLD även om det är samma marknad man siktar på.

MachXO kommer i första omgången i två storlekar på 256 respektive 640 fyrvägs uppslagstabeller. I motsats till många av konkurrenterna släpper Lattice nyheten samtidigt som kretsarna kommer i produktion. Under året ska det också komma större modeller med 1200 respektive 2280 uppslagstabeller.

Användarna har tillgång till mellan 78 och 271 anslutningar beroende på modell.

Kretsarna är tillverkade i en flashprocess vilket gör att de börjar fungera direkt när spänningen slås på eftersom ingen programvara behöver laddas in. Det går att uppgradera programvaran under drift med hjälp av Lattice speciella teknik kallad TransFR, Transparent Field Reconfiguration. Det nya programmet laddas in i en del av kretsens flashminne under drift. Bytet av programvara tar bara några millisekunder och värdena på alla in- och utgångar påverkas inte av bytet.

Effektförbrukningen är lägre än de klassiska CPLD:erna och för att ytterligare pressa förbrukningen finns ett ”sovläge” som reducerar effektförbrukningen till en hundradel.
Priset för den minsta varianten i större volymer ligger på 1,50 dollar.